元器件交易网-中发网全新升级平台
关注我们:
首页 > 行情中心 > 正文

台积电和ARM合作低功耗测试芯片的功耗

  台积电(TSE:2330,NYSE:TSM)和ARM(LSE:ARM;Nasdaq:ARMHY)宣布:双方在65纳米低功耗测试芯片上的设计合作显著降低了其动态功率和耗散(Leakage)功率。两家公司认为创新的低功耗设计技术对于最终的成功起到了关键的作用。

  长达一年的合作成果是一片拥有先进功耗管理技术的基于ARM926EJ-S™处理器的65纳米测试芯片。通过采用动态电压和振荡器缩放技术,测试芯片可以在针对各种运行模式的最低可能功耗水平下运行。这样,ARM®测试芯片将动态功耗降低了50%以上。此外令人瞩目的是在这个台积电65LP低耗散工艺上,先进的功率门控技术进一步把待机耗散降低了8倍。

  ARM Fellow David Flynn表示:“随着移动设备使用先进的处理程序来提供更强大的功能和性能,功耗效率成为半导体行业面临的最严峻的挑战。ARM和台积电合作开发65纳米和45纳米技术,这个项目表明通过紧密的技术合作以及全功能芯片的实现,我们可以显著降低耗散功率和动态功率。”

  台积电设计服务产品行销高级总监Ed Wan表示:“台积电同其他厂商最主要的区别之一在于我们一直坚持在向设计公司推广我们以及合作伙伴的服务之前,先进行芯片验证。我们同ARM的合作毫无疑问地证明了结合了创新设计技术的先进的工艺技术以及工艺库可以明显地大幅度降低功耗,这对于拥有尖端技术的公司来说是至关重要的。”

  测试芯片整合了低功耗存储宏单元、电平切换开关、双稳态多谐频率以及为多电压定制的工艺库中的绝缘单元。

<STRONG>  功耗管理策略

  台积电和ARM在功耗管理方面的合作是其为提供强大的低功耗性能所制定的广泛的策略中的一个组成部分。通过这个测试芯片项目所开发的新的功耗管理特性包括:

  · 多隅时钟关闭功能。它能够预测电压缩放带来的对于提供不同临界电压的工艺库单元的时钟影响。该技术可以辨认关键途径中的切换并在设计周期中的任意一点对它们进行标记以作时钟分析。

  o 多临界CMOS技术同动态电压和频率缩放(DVFS)的共同应用可以降低不同运行状态下的动态和待机(耗散)功耗。

  · 设计方法被用于功率门控单元唤醒/睡眠控制以及电压岛的功率隔离和时钟停止。

  · ARM智能能源管理 (IEM)技术支持动态电压和频率缩放,目前已扩展至可支持利用功率门控的耗散控制和利用软件控制的状态保持。

 

 

(源自:天极网)

  • 微笑
  • 流汗
  • 难过
  • 羡慕
  • 愤怒
  • 流泪