元器件交易网-中发网全新升级平台
关注我们:
首页 > IC技术 > EMI/EMC设计 > 正文

完美的EMC电路设计攻略之:遵循三大规律、三个要素

【导读】产品上市周期短,EMC测试迟迟不通过,令很多工程师“一夜愁白了头发”。本期大讲台,我们为大家分享EMC三个规律和EMC问题三要素,会使得EMC问题变的有规可循,坚持EMC的规律使得解决EMC问题省时省力,事半功倍。


在进行电子设计方案过程中需要工程师在设计之初就进行严格把关!在产品结构方案设计阶段,主要针对产品需要满足EMC法规标准,对产品采用什么屏蔽设计方案、选择什么屏蔽材料,以及材料的厚度提出设计方案,另外对屏蔽体之间的搭接设计,缝隙设计考虑,同时重点考虑接口连接器与结构件的配合。

一、EMC设计的三大规律

规律一、EMC费效比关系规律: EMC问题越早考虑、越早解决,费用越小、效果越好。

在新产品研发阶段就进行EMC设计,比等到产品EMC测试不合格才进行改进,费用可以大大节省,效率可以大大提高;反之,效率就会大大降低,费用就会大大增加。
经验告诉我们,在功能设计的同时进行EMC设计,到样板、样机完成则通过EMC测试,是最省时间和最有经济效益的。相反,产品研发阶段不考虑EMC,投产以后发现EMC不合格才进行改进,非但技术上带来很大难度、而且返工必然带来费用和时间的大大浪费,甚至由于涉及到结构设计、PCB设计的缺陷,无法实施改进措施,导致产品不能上市。

规律二、高频电流环路面积S越大, EMI辐射越严重。

高频信号电流流经电感最小路径。当频率较高时,一般走线电抗大于电阻,连线对高频信号就是电感,串联电感引起辐射。电磁辐射大多是EUT被测设备上的高频电流环路产生的,最恶劣的情况就是开路之天线形式。对应处理方法就是减少、减短连线,减小高频电流回路面积,尽量消除任何非正常工作需要的天线,如不连续的布线或有天线效应之元器件过长的插脚。

减少辐射骚扰或提高射频辐射抗干扰能力的最重要任务之一,就是想方设法减小高频电流环路面积S。

规律三、环路电流频率f越高,引起的EMI辐射越严重,电磁辐射场强随电流频率f的平方成正比增大。

减少辐射骚扰或提高射频辐射抗干扰能力的最重要途径之二,就是想方设法减小骚扰源高频电流频率f,即减小骚扰电磁波的频率f。

扫描左侧的二维码

科技圈最新动态一手掌握
每日砸蛋,中奖率100%

相关阅读
关键词: 元器件